- VDD = 1.4V ~ 5.5V,可以放宽到 1.6V ~ 4.5V
- T-Error = MAX ±0.1°C over 20°C ~ 85°C,可以放宽到 MAX=±0.2°C
- Typical Quicent Current = 3uA @1Hz
- Package CSP-4
区分出当前的 MAX 0.75°C over -40°C ~ 125°C 误差是来源 BjtEta / BjtOffset / VoltageOffset / VoltageGain / Noise / CP-FT
- 稳定的常温下用 pureADC,验证 20pcs+ SGM460 在 pureADC 下的 OFFSET/GAIN/VBG
- 稳定的常温下用 pureADC,对比测试local-sensor电压 vs 外部 0.7V/0.65V 差分电压,对比OFFSET以及噪声
- 找Justin确定当前生产环境能控制到的最准确的单点常温
以我们做 Bandgap 的经验,这个 ETA 应该是非常稳定的,不足以引起0.1°C的误差,如果 Mixed-Signal 工艺有问题,可能需要切换到BCD工艺
如果是 BJT 的 OFFSET 的话,且是随机分布的话,这个似乎只能依靠生产环境的精确测温解决
- Gain/Offset/Noise部分比较好解决,使用单Bit-Mash2+2的Modulator提高SNR;增加GAIN/OFS的Trim精度。==以ADC的设计经验,我们的offset在50uV左右的量级,对应有50uV/180uV =0.27°C的偏差,我们当前的local-peak2peak在0.06°C*7=0.42°C左右,预估两者的贡献了至少一半以上的误差==
- 目前我们的PSR是0.1°C/V,如果想要完成 1.4V ~ 5.5V (或者1.6V ~ 4.5V)下仍然有±0.1°C的偏差的话,可能需要片上 LDO